首頁 > 互聯網 > > 正文

              Intel關鍵新突破:晶體管縮小50%、封裝密度提升10倍

              2021-12-14 06:33:23    來源:快科技

              在日前的2021 IEEE IDM(國際電子器件會議)上,Intel公布、展示了在封裝、晶體管、量子物理學方面的關鍵技術新突破,可推動摩爾定律繼續發展,超越未來十年。

              據介紹,Intel的組件研究團隊致力于在三個關鍵領域進行創新:

              一是通過研究核心縮放技術,在未來產品中集成更多晶體管。

              Intel計劃通過混合鍵合(hybrid bonding),解決設計、制程工藝、組裝難題,將封裝互連密度提升10倍以上。

              今年7月的時候,Intel就公布了新的Foveros Direct封裝技術,可實現10微米以下的凸點間距,使3D堆疊的互連密度提高一個數量級。

              未來通過GAA RibbonFET晶體管、堆疊多個CMOS晶體管,Intel計劃實現多達30-50%的邏輯電路縮放,在單位面積內容納更多晶體管。

              后納米時代,也就是埃米時代,Intel將克服傳統硅通道的限制,用只有幾個原子厚度的新型材料制造晶體管,可在每個芯片上增加數百萬各晶體管。

              二是新的硅技術。

              比如在300毫米晶圓上首次集成基于氮化鎵的功率器件、硅基CMOS,實現更高效的電源技術,從而以更低損耗、更高速度為CPU供電,同時減少主板組件和占用空間。

              比如利用新型鐵電體材料,作為下一代嵌入式DRAM技術,可提供更大內存容量、更低時延讀寫。

              三是基于硅晶體管的量子計算、室溫下進行大規模高效計算的全新器件,未來有望取代傳統MOSFET晶體管。

              比如全球首例常溫磁電自旋軌道(MESO)邏輯器件,未來有可能基于納米尺度的磁體器件制造出新型晶體管。

              比如Intel和比利時微電子研究中心(IMEC)在自旋電子材料研究方面的進展,使器件集成研究接近實現自旋電子器件的全面實用化。

              比如完整的300毫米量子比特制程工藝流程,不僅可以持續縮小晶體管,還兼容CMOS制造流水線。

              - THE END -

              轉載請注明出處:快科技

              #Intel#CPU處理器#晶體管

              相關熱詞搜索:

              上一篇:
              下一篇:

              熱點話題

              熱點推薦

              頭條

              ? 亚洲一本到无码av中文字幕| 亚洲日本中文字幕天天更新| 亚洲av无码一区二区三区网站 | 亚洲色欲色欲www在线丝| 亚洲精品一区二区三区四区乱码 | 亚洲一区二区三区不卡在线播放| 亚洲AV网站在线观看| 18gay台湾男同亚洲男同| 区三区激情福利综合中文字幕在线一区亚洲视频1 | 亚洲一区二区三区自拍公司| 中文字幕无码精品亚洲资源网| 亚洲日日做天天做日日谢| 国产精品国产亚洲精品看不卡| 亚洲GV天堂无码男同在线观看| 综合自拍亚洲综合图不卡区| 久久久久亚洲精品无码蜜桃| 亚洲高清成人一区二区三区| 亚洲 另类 无码 在线| 亚洲国产精品成人综合久久久| 国产精品亚洲片在线观看不卡| 亚洲AV无码一区二区三区鸳鸯影院| 亚洲网址在线观看| 亚洲成人网在线播放| 亚洲va久久久噜噜噜久久天堂| 亚洲av永久无码精品国产精品| 亚洲AV无码乱码国产麻豆穿越| 亚洲国产精品自在线一区二区| 中文字幕亚洲一区二区三区| 亚洲综合另类小说色区| heyzo亚洲精品日韩| 中文字幕亚洲激情| 久久亚洲国产精品123区| 亚洲综合精品香蕉久久网| 亚洲色婷婷一区二区三区| 亚洲综合av永久无码精品一区二区| 亚洲免费观看视频| 久久精品国产亚洲AV电影 | 国产成人A亚洲精V品无码| 国产亚洲人成无码网在线观看 | 亚洲爆乳成av人在线视菜奈实| 国产亚洲综合视频|